D Flip-Flop은 메모리 기능이있는 정보 메모리 장치와 1 비트 이진 데이터를 저장하기위한 두 개의 안정적인 상태입니다.다양한 타이밍 회로를 구성하는 가장 기본적인 논리 유닛이지만 디지털 로직 회로에서 중요한 단위 회로이기도합니다.따라서 D Flip-Flop에는 디지털 시스템 및 컴퓨터에 광범위한 응용 프로그램이 있습니다.Flip-Flop에는 두 개의 안정적인 상태 (예 : 0 및 1)가 있습니다. 외부 신호의 동작 하에서 하나의 안정적인 상태에서 다른 상태로 뒤집을 수 있습니다.
D 플립 플롭 (데이터 플립 플롭 또는 지연 플립 플롭)은 4 및 비 게이트로 구성되며, 그 중 G1 및 G2는 기본 RS 플립 플롭을 형성합니다.마스터 슬레이브 플립 플롭이 레벨 트리거 모드에서 작동하면 신호 점프 모서리가 오기 전에 신호를 입력해야합니다.CP 높이 동안 입력에 방해 신호가 존재하는 경우, 플립 플롭의 상태가 잘못 될 수 있습니다.그러나 에지 트리거를 사용하면 시계의 CP 트리거 모서리 전에 신호를 분할 초에 입력 할 수 있습니다.이것은 입력을 방해 할 시간을 크게 줄여서 간섭 가능성을 줄입니다.Edge D Flip-Flop은 Sustain-Blocking Edge D Flip-Flop이라고도합니다.Edge D 플립 플롭은 2 개의 D 플립 플롭을 직렬로 연결하여 만들 수 있지만, 첫 번째 D 플립 플롭의 CP는 비 게이트를 사용하여 반전되어야합니다.
74LS74는 Fairchild Semiconductor에서 제조 한 Double D Flip-Flop Chip입니다.발진기, 등록, 시프트 레지스터 및 주파수 분할 카운터로 사용할 수 있습니다.저전력 소비, 높은 노이즈 제거 비율 및 광범위한 작동 전압 범위의 특성이있어 디지털 회로 설계에 널리 사용됩니다.각 장치에는 두 개의 동일하고 독립적 인 에지 트리거 회로 블록이 포함되어 있습니다.
• CD74ACT74
• HEF40312B
• MC74F74
• SN74ALS74
• 74HCT74
• 74LVC2G80
74LS74에는 16 개의 핀이 있으며 이름과 기능은 다음과 같습니다.
핀 1 (1CLR (bar)) : 메모리를 지우면 플립 플롭을 재설정합니다.
핀 2 (1D) : 플립 플롭의 입력 핀
핀 3 (1CLK) :이 핀에는 플립 플롭을위한 클럭 펄스가 제공되어야합니다.
핀 4 (1pre (bar)) : 플립 플롭을위한 다른 입력 핀
핀 5 (1Q) : 플립 플롭의 출력 핀
핀 6 (1q '(bar)) : 플립 플롭의 역 출력 핀
핀 7 (VSS) : 시스템 접지에 연결
핀 8 (2Q '(bar)) : 플립 플롭의 역 출력 핀
핀 9 (2Q) : 플립 플롭의 출력 핀
핀 10 (2pre (bar)) : 플립 플롭을위한 다른 입력 핀
핀 11 (2CLK) :이 핀에는 플립 플롭을위한 클럭 펄스가 제공되어야합니다.
핀 12 (2d) : 플립 플롭의 입력 핀
핀 13 (2Clr (bar)) : 메모리를 지우면 플립 플롭을 재설정합니다.
PIN 14 (VDD/VCC) : IC에 일반적으로 5V로 전력을 공급합니다.
• 활성화 프로세스는 간단하고 응답 속도가 빠릅니다.
• 듀얼 D 플립 플롭 IC 패키지 구성을 채택합니다.
• 모듈의 최소 고급 입력 전압 값은 2V입니다.
• 74LS74는 제대로 작동하기 위해 안정적인 전원 공급 전압이 필요하며 전원 관리에 대한 요구 사항이 더 높습니다.
74LS74 플립 플롭에는 각각 2 개의 입력 단자 (D 및 클록)와 2 개의 출력 단자 (Q 및 /Q)가있는 D 플립 플롭이 장착되어 있습니다.이 D 플립 플롭은 포지티브 에지 트리거와 함께 작동하므로 클록 신호의 상승 에지에서 데이터가 새로 고쳐집니다.
시계의 상승 가장자리가 도착하면 입력 신호 D의 값이 D 플립 플롭의 게이트 레벨 전송 게이트 안에 저장됩니다.시계의 상승 가장자리가 도착하면 D 플립 플롭 내부에 저장된 값은 플립 플롭의 유형에 따라 업데이트되며 업데이트 된 값은 출력 단자 Q 및 /Q를 통해 출력됩니다.
아래 그림은 SN74LS74AN의 기술 매개 변수입니다.
• 잠금 장치
• 시계 분배기
• Snubber 회로
• 펄스 생성기
• 시프트 레지스터 장치
• 래칭 메커니즘
• FSK 변조 회로
위의 그림은 74LS74로 구성된 원격 제어 회로입니다.이 회로의 전원 공급 장치는 커패시터 스텝 다운 반파 정류기 회로를 사용합니다.이 디자인을 만들 때 안전에주의를 기울여야합니다.일반적으로 회로 보드에는 220V 주 전력이 있으므로 올바른 작동을 보장해야합니다.우리는 전력 소켓 CZ에 원격 제어가 필요한 가정용 기기의 전원 플러그를 연결 한 다음 사용을 시작할 수 있습니다.원격 제어 송신기의 각 키에는 고유 전송 코드가있어 각 키를 사용할 때 뚜렷한 효과가 발생합니다.또한 버튼 기술 및 작동 방법은 제어에도 영향을 미칩니다.
7474는 에지 트리거 된 장치입니다.Q 출력은 입력 트리거 펄스의 가장자리에서만 변경됩니다.기호의 시계 (CP) 입력의 작은 삼각형은 장치가 양의 에지 트리거임을 나타냅니다.
IC 74LS74는 명확한 사전 설정 및 상보 적 출력 단자로 구성된 이중 D 유형 에지 트리거 범주입니다.이진 번호 형태로 데이터를 저장하는 기능이 있으며 필요한 경우 저장 데이터를 변경할 수있는 기능도 제공됩니다.
플립 플롭을 작동하는 것은 간단합니다.VCC 및 GND 핀을 사용하여 IC에 전원을 공급하십시오.앞에서 언급했듯이 각 플립 플롭은 독립적으로 기능합니다.입력 신호를 핀 2 및 3에 연결하여 첫 번째 플립 플롭에 연결하고 출력은 핀 5 및 6에 반사됩니다.
삼각형은 클록 신호가 에지 트리거 신호임을 나타냅니다.원은 신호가 저조도 (예 : 반전)임을 나타냅니다.74LS74에는 포지티브 에지 트리거 클록 (낮은 ~ 높음)이 있습니다.
D 플립 플롭은 클록 사이클의 명확한 부분 (예 : 클럭의 상승 가장자리)에서 D- 입력 값을 캡처합니다.캡처 된 값은 Q 출력이됩니다.다른 경우에는 출력 Q가 변경되지 않습니다.D 플립 플롭은 메모리 셀, 0 차 홀드 또는 지연 라인으로 볼 수 있습니다.
2024-07-22
2024-07-22